基于FPGA的數字射頻存儲器設計
發布時間:2021-01-12 05:36
數字射頻存儲器(Digital Radio Frequency Memory DRFM)具有對射頻信號和微波信號的存儲、處理及傳輸能力,已成為現代雷達系統的重要部件。現代雷達普遍采用了諸如脈沖壓縮、相位編碼等更為復雜的信號處理技術,DRFM由于具有處理這些相參波形的能力,被越來越廣泛地應用于電子對抗領域作為射頻頻率源。目前,國內外對DRFM技術的研究還處于起步階段,DRFM部件在采樣率、采樣精度及存儲容量等方面,還不能滿足現代雷達信號處理的要求。本文介紹了DRFM的量化類型、基本組成及其工作原理,在現有的研究基礎上提出了一種便于工程實現的設計方法,給出了基于現場可編程門陣列(Field Programmable Gate Array FPGA)實現的幅度量化DRFM設計方案。本方案的采樣率為1 GHz、采樣精度12位,具體實現是采用4個采樣率為250 MHz的ADC并行交替等效時間采樣以達到1 GHz的采樣率。單通道內采用數字正交采樣技術進行相干檢波,用于保存信號復包絡的所有信息。利用FPGA器件實現DRFM的控制器和多路采樣數據緩沖器,采用硬件描述語言(Very High Speed...
【文章來源】:燕山大學河北省
【文章頁數】:75 頁
【學位級別】:碩士
【部分圖文】:
異步FIFO的參數
圖 3-10 異步 FIFO 的參數Fig. 3-10 The index of asynchronous FIFO利用 IP 核設計的異步 FIFO 時序仿真圖如圖 3-11 所示。
Rd_next_gray(1)<=read_addr(2) xor read_addr(1);Rd_next_gray(0)<=read_addr(1) xor read_addr(0);end if;end if;end process proc4;讀地址格雷碼的仿真圖如圖 3-13 所示。同理可以得到寫地址格雷碼編。采用觸發器來同步異步輸入信號,這種方法可以將出現亞穩態的幾率到一個很小的程度,但是,這種方法同時對輸入信號帶來了一級延時,在設計時加以注意。
【參考文獻】:
期刊論文
[1]基于FPGA的異步FIFO設計與實現[J]. 熊紅兵,陳琦. 微計算機信息. 2006(17)
[2]數字射頻存儲器用GaAs超高速3bit相位ADC的設計與實現[J]. 張有濤,夏冠群,李拂曉,高建峰,楊乃彬. 半導體學報. 2005(07)
[3]多片ADC并行采集系統的誤差時域測量與校正[J]. 張清洪,呂幼新,王洪,劉霖. 電訊技術. 2005(03)
[4]基于乒乓操作的異步FIFO設計及VHDL實現[J]. 王智,羅新民. 電子工程師. 2005(06)
[5]現代電子戰系統發展趨勢[J]. 劉棱,胡輝,劉尚富. 艦船電子對抗. 2005(03)
[6]用FIFO實現DRFM距離欺騙的應用與研究[J]. 劉左平,張玉平,費元春,高洪民. 雷達與對抗. 2005(01)
[7]基于Gray碼的異步FIFO接口技術及其應用[J]. 汪東,馬劍武,陳書明. 計算機工程與科學. 2005(01)
[8]異步FIFO的FPGA實現[J]. 王淼,宋晗. 微處理機. 2004(04)
[9]免費IP核的應用[J]. 付燕,王瑋,王福源. 河南科技. 2004(06)
[10]數字射頻存儲器在引信干擾機中的應用[J]. 栗蘋,錢龍,劉衍平. 探測與控制學報. 2003(S1)
碩士論文
[1]多通道并行數字信號處理系統的研究[D]. 齊雪蓮.燕山大學 2006
[2]基于DSP的高精度阻抗參數測量新方法及其實現[D]. 武小娟.燕山大學 2005
[3]欠采樣DRFM技術研究[D]. 張潔.西安電子科技大學 2005
[4]基于幅相量化的DRFM技術研究[D]. 王影.西安電子科技大學 2005
[5]基于DRFM的雷達干擾技術研究[D]. 張玉芳.西安電子科技大學 2005
[6]高精度數字正交采樣/插值方法及其應用研究[D]. 劉芬.燕山大學 2004
[7]1GHz數字射頻存儲器的設計[D]. 王振峰.南京航空航天大學 2002
本文編號:2972259
【文章來源】:燕山大學河北省
【文章頁數】:75 頁
【學位級別】:碩士
【部分圖文】:
異步FIFO的參數

圖 3-10 異步 FIFO 的參數Fig. 3-10 The index of asynchronous FIFO利用 IP 核設計的異步 FIFO 時序仿真圖如圖 3-11 所示。

Rd_next_gray(1)<=read_addr(2) xor read_addr(1);Rd_next_gray(0)<=read_addr(1) xor read_addr(0);end if;end if;end process proc4;讀地址格雷碼的仿真圖如圖 3-13 所示。同理可以得到寫地址格雷碼編。采用觸發器來同步異步輸入信號,這種方法可以將出現亞穩態的幾率到一個很小的程度,但是,這種方法同時對輸入信號帶來了一級延時,在設計時加以注意。
【參考文獻】:
期刊論文
[1]基于FPGA的異步FIFO設計與實現[J]. 熊紅兵,陳琦. 微計算機信息. 2006(17)
[2]數字射頻存儲器用GaAs超高速3bit相位ADC的設計與實現[J]. 張有濤,夏冠群,李拂曉,高建峰,楊乃彬. 半導體學報. 2005(07)
[3]多片ADC并行采集系統的誤差時域測量與校正[J]. 張清洪,呂幼新,王洪,劉霖. 電訊技術. 2005(03)
[4]基于乒乓操作的異步FIFO設計及VHDL實現[J]. 王智,羅新民. 電子工程師. 2005(06)
[5]現代電子戰系統發展趨勢[J]. 劉棱,胡輝,劉尚富. 艦船電子對抗. 2005(03)
[6]用FIFO實現DRFM距離欺騙的應用與研究[J]. 劉左平,張玉平,費元春,高洪民. 雷達與對抗. 2005(01)
[7]基于Gray碼的異步FIFO接口技術及其應用[J]. 汪東,馬劍武,陳書明. 計算機工程與科學. 2005(01)
[8]異步FIFO的FPGA實現[J]. 王淼,宋晗. 微處理機. 2004(04)
[9]免費IP核的應用[J]. 付燕,王瑋,王福源. 河南科技. 2004(06)
[10]數字射頻存儲器在引信干擾機中的應用[J]. 栗蘋,錢龍,劉衍平. 探測與控制學報. 2003(S1)
碩士論文
[1]多通道并行數字信號處理系統的研究[D]. 齊雪蓮.燕山大學 2006
[2]基于DSP的高精度阻抗參數測量新方法及其實現[D]. 武小娟.燕山大學 2005
[3]欠采樣DRFM技術研究[D]. 張潔.西安電子科技大學 2005
[4]基于幅相量化的DRFM技術研究[D]. 王影.西安電子科技大學 2005
[5]基于DRFM的雷達干擾技術研究[D]. 張玉芳.西安電子科技大學 2005
[6]高精度數字正交采樣/插值方法及其應用研究[D]. 劉芬.燕山大學 2004
[7]1GHz數字射頻存儲器的設計[D]. 王振峰.南京航空航天大學 2002
本文編號:2972259
本文鏈接:http://www.malleg.cn/kejilunwen/jisuanjikexuelunwen/2972259.html

